
CLK5340 Si5340 使用の超低ジッタクロックジェネレータ - abc
2026/02/15 (Sun) 23:59:32
お世話になります。
こちらの基板はワードクロックジェネレーターとして使用可能でしょうか?
希望使用方法としてはOCXO等の10MHzを入力させ、ワードクロック(44.1KHz等)を複数同期させて出力させたいです。ワードクロック入力機器を複数同期させるのが目的です。
ご回答宜しくお願いします。
Re: CLK5340 Si5340 使用の超低ジッタクロックジェネレータ - ヒロ
2026/02/16 (Mon) 20:24:16
技術的には10MHz->44.1kHzは問題ないです。
Re: CLK5340 Si5340 使用の超低ジッタクロックジェネレータ - abc
2026/02/16 (Mon) 21:26:47
ご回答ありがとうございます。
技術的には10MHz->44.1kHzは問題ないです。
→入力周波数追従型出力モードで現状WC周波数に設定可能でしょうか? 改造が必要になりますでしょうか?
宜しくお願いします。
Re: CLK5340 Si5340 使用の超低ジッタクロックジェネレータ - ヒロ
2026/02/17 (Tue) 16:23:31
入力周波数追従型出力モードでは対応できないので、ソフトはまったく別物になります。外部入力に10MHzを入力して、出力に44.1kHzになる構成になります。
なお、Si5340の出力は4つありますが、周波数を44.1kHzに設定するのは問題ないのですが、4つの位相をすべてそろえるのは難しいと思います。複数出力が必要な場合は1つの出力を分配することになると思います。
Re: CLK5340 Si5340 使用の超低ジッタクロックジェネレータ - abc
2026/02/17 (Tue) 17:11:24
ご回答ありがとうございます。
SI5340のスペックでは、
Ultra-low jitter of 90 fs rmsとあるので、4CH間に該当するとなるとかなり優秀だと思い、搭載したWCジェネレーターを探してました。ちなみにこのIC以上のスペックは探せませんでした。
分配だと基板作り直しになりますね。
分配せずに出力するとジッターは増えますでしょうか?
宜しくお願いします。
Re: CLK5340 Si5340 使用の超低ジッタクロックジェネレータ - ヒロ
2026/02/17 (Tue) 20:51:19
>分配せずに出力するとジッターは増えますでしょうか?
差動信号で送るので、分配してもジッタは増えないと思います。問題は信号レベルが送り出し側と受け側で合致するかどうかですね。
Re: CLK5340 Si5340 使用の超低ジッタクロックジェネレータ - abc
2026/02/17 (Tue) 22:24:29
ご回答ありがとうございます。
問題は信号レベルが送り出し側と受け側で合致するかどうかですね。
→ 成程です。ネットの写真でジェネレーター出力部を確認しましたが、出力バッファ用に何等かの石で対策してますね。
Re: CLK5340 Si5340 使用の超低ジッタクロックジェネレータ - abc
2026/02/21 (Sat) 19:59:15
調べてみるとSi5381という上位機種が昨年リリースされており、更にジッターが極小のようですね。
https://www.mouser.jp/c/?q=SI5381
Re: CLK5340 Si5340 使用の超低ジッタクロックジェネレータ - ヒロ
2026/02/23 (Mon) 08:54:47
足も64に増えて機能も盛りだくさんでしょうか。そのためかプログラムにClock Builder Proは必須ですね。
Re: CLK5340 Si5340 使用の超低ジッタクロックジェネレータ - kkumax
2026/02/23 (Mon) 14:09:48
現状、CLK5340 超低ジッタクロック発振基板と
RenewSRC4137基板を組み合わせた音は個人的に最高だと感じています。
Si5381とAK4137を搭載し且つI2S入力専用のセレクター的基板が
あったら良いなぁと個人的希望です。